- Uluslararası Teknolojik Bilimler Dergisi
- Vol: 6 Issue: 2
- EŞİK EVİRMELİ NİCEMLEYİCİ TEKNİĞİ KULLANILARAK YAPILAN 5 BİT YÜKSEK HIZLI PARALEL A / S DÖNÜŞTÜRÜCÜL...
EŞİK EVİRMELİ NİCEMLEYİCİ TEKNİĞİ KULLANILARAK YAPILAN 5 BİT YÜKSEK HIZLI PARALEL A / S DÖNÜŞTÜRÜCÜLERDE SAYISAL KODLAMA DEVRELERİ PERFORMANSLARININ İNCELENMESİ
Authors : Oktay Aytar
Pages : 1-17
View : 8 | Download : 2
Publication Date : 2014-06-01
Article Type : Research
Abstract :Bu çalışmada 0.18μm TSMC CMOS teknoloji kütüphanesi kullanılarak 5 bit yüksek hızlı paralel analog sayısal dönüştürücü( A / S ) tasarımı yapılmıştır. Tasarımı yapılan A / S dönüştürücü temel olarak karşılaştırıcı ve sayısal kodlama bloğu olmak üzere iki önemli blok devresinden oluşmaktadır. Burada karşılaştırıcı bloğu olarak eşik evirmeli nicemleyici tekniği(EEN) kullanılmıştır. Sayısal kodlama bloğunda ise, farklı kodlama devreleri kullanılmıştır. Böylece EEN tekniği kullanılarak yapılan A / S dönüştürücüler için sayısal kodlama blok devrelerinin performansları incelenmiştir. Tasarımı yapılan bütün devrelerde besleme gerilimi 1.8V’tur. Sayısal kodlama blok devreleri olarak programlanabilir rom(pla-rom), lojik tabanlı, seçici(multiplexer) tabanlı, Fat Tree ve Wallace Tree olmak üzere 5 farklı yapı kullanılmıştır. A / S dönüştürücünün güç tüketimi, kodlama devresinde kullanılan transistör sayıları, INL ve DNL performansları incelenmiştir. Yapılan bu çalışmaya göre EEN tekniği ile yapılan A / S dönüştürücü de en yüksek güç tüketimi 291.42mW ile "Wallace Tree”, güç tüketimi en düşük 27.378mW ile "pla-rom”, 152 adet nmos ve pmos kullanımı ile en düşük transistör sayısına sahip olan kodlayıcı "lojik tabanlı” kodlayıcı olarak görülmüştür. INL-DNL performanslarına göre en kötü performans "Fat Tree”, en iyi performans ise "Lojik tabanlı” kod dönüştürücü de gözlenmiştir.Keywords : Eşik Evirmeli Nicemleyici, Sayısal Kodlama Bloğu, Yüksek Hızlı A / S Dönüştürücü